Infineon AEC-Q100 Grados 2 y 3 SDRAM S27KL0642DPBHI020, 64 MB, Superficie, Bola FBGA-24 8 bit, 24 pines

A imagem representada pode não ser a do produto

Desconto aplicável por quantidade

Subtotal (1 bandeja de 338 unidades)*

794,976 €

Add to Basket
Selecione ou digite a quantidade
Fora de stock temporariamente
  • Envio a partir do dia 28 de setembro de 2026
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
Por Bandeja*
338 - 6762,352 €794,98 €
1014 +2,26 €763,88 €

*preço indicativo

Código RS:
273-7512
Referência do fabricante:
S27KL0642DPBHI020
Fabricante:
Infineon
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Infineon

Tamaño de la memoria

64MB

Tipo de producto

SDRAM

Ancho del bus de datos

8bit

Número de bits por palabra

16

Frecuencia del reloj máxima

200MHz

Tipo de montaje

Superficie

Encapsulado

Bola FBGA-24

Temperatura de Funcionamiento Mínima

-40°C

Número de pines

24

Temperatura de funcionamiento máxima

105°C

Altura

1mm

Longitud

6mm

Anchura

8 mm

Serie

S27K

Certificaciones y estándares

No

Corriente de suministro

360μA

Tensión de alimentación mínima

1.8V

Tensión de alimentación máxima

3.6V

Estándar de automoción

AEC-Q100 Grados 2 y 3

La DRAM de Infineon es una DRAM de actualización automática CMOS de alta velocidad con interfaz HYPERBUS. La matriz de la DRAM utiliza celdas dinámicas que requieren una actualización periódica. La lógica de control de actualización dentro del dispositivo gestiona las operaciones de actualización en la matriz DRAM cuando la memoria no se está leyendo o escribiendo activamente por la interfaz maestra HYPERBUS. Puesto que el host no es necesario para gestionar ninguna operación de actualización, la matriz de la DRAM es para el host como una memoria que usa celdas estáticas que retienen los datos sin actualización. Por lo tanto, la memoria se describe con mayor precisión como Pseudo RAM estática.

Velocidad de reloj máxima de 200 MHz

Caudal de datos de hasta 400 MBps

Estroboscopio de datos de lectura y escritura bidireccional

AEC Q100 de automoción grado 2 y 3

Estroboscopio de lectura de alineación central DDR opcional

La DDR transfiere datos en ambos bordes del reloj

Links relacionados