Alliance Memory SDRAM AS4C16M16SA-6TCN, 256 MB, Superficie, TSOP 16 bit, 54 pines

A imagem representada pode não ser a do produto

Desconto aplicável por quantidade

Subtotal (1 embalagem de 2 unidades)*

6,86 €

Add to Basket
Selecione ou digite a quantidade
Fora de stock temporariamente
  • Envio de 108 unidade(s) a partir do dia 19 de março de 2026
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
Por Embalagem*
2 - 83,43 €6,86 €
10 - 183,115 €6,23 €
20 - 483,055 €6,11 €
50 - 983,025 €6,05 €
100 +2,725 €5,45 €

*preço indicativo

Opções de embalagem:
Código RS:
230-8414
Número do artigo Distrelec:
304-31-275
Referência do fabricante:
AS4C16M16SA-6TCN
Fabricante:
Alliance Memory
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Alliance Memory

Tamaño de la memoria

256MB

Tipo de producto

SDRAM

Organización

16M x 16 Bit

Ancho del bus de datos

16bit

Número de líneas de bus

13bit

Frecuencia del reloj máxima

166MHz

Número de bits por palabra

16

Tiempo de acceso aleatorio máximo

5ns

Número de palabras

4M

Tipo de montaje

Superficie

Encapsulado

TSOP

Temperatura de Funcionamiento Mínima

0°C

Número de pines

54

Temperatura de funcionamiento máxima

70°C

Longitud

22.35mm

Anchura

10.29 mm

Altura

1.2mm

Serie

AS4C16M16SA-C&I

Certificaciones y estándares

No

Estándar de automoción

No

Tensión de alimentación mínima

3V

Corriente de suministro

60mA

Tensión de alimentación máxima

3.6V

La SDRAM Alliance Memory 256MB es una DRAM síncrona CMOS de alta velocidad que contiene 256 Mbits. Está configurado internamente como 4 bancos de 16 canal x 4M DRAM con una interfaz síncrona (todas las señales se registran en el borde positivo de la señal de reloj, CLK). Los accesos de lectura y escritura a la SDRAM están orientados a ráfagas; los accesos comienzan en una ubicación seleccionada y continúan durante un número programado de ubicaciones en una secuencia programada. Los accesos comienzan con el registro de un comando BankActivate, seguido por un comando Read o Write.

Tiempo de acceso rápido desde el reloj: 5/5,4 ns

Velocidad de reloj rápida: 166/143 MHz

Funcionamiento completamente síncrono

Arquitectura interna de canalización

4m canales x 16 bits x 4 bancos

Links relacionados