Microchip Dispositivo lógico programable complejo ATF15xx 128 celdas, 80 I/O, EEPROM 14 bloques, 7.5 ns Sí TQFP 100

A imagem representada pode não ser a do produto

Subtotal 1 unidade (fornecido em tabuleiro)*

14,15 €

Add to Basket
Selecione ou digite a quantidade
Em stock
  • 86 unidade(s) pronta(s) para enviar a partir de outro centro de distribuição
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
1 +14,15 €

*preço indicativo

Opções de embalagem:
Código RS:
177-3660P
Referência do fabricante:
ATF1508AS-10AU100
Fabricante:
Microchip
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Microchip

Tipo de producto

Dispositivo lógico programable complejo

Serie

ATF15xx

Número de macrocélulas

128

Número de E/S de usuario

80

Tipo de memoria

EEPROM

Tiempo de retardo de propagación máximo

7.5ns

Número de bloques/elementos lógicos

14

Programación del sistema

Tipo de montaje

Superficie

Encapsulado

TQFP

Tensión de alimentación mínima

4.75V

Número de pines

100

Temperatura de Funcionamiento Mínima

-40°C

Temperatura de funcionamiento máxima

85°C

Tensión de alimentación máxima

5.25V

Control de activación de salida individual

Altura

1.05mm

Longitud

14.1mm

Certificaciones y estándares

No

Anchura

14.1 mm

Frecuencia de funcionamiento máxima

125MHz

Estándar de automoción

No

Soporte de reprogramación

El Atmel ®ATF1504AS(L) es un dispositivo lógico de programación compleja (CPLD) de altas prestaciones y alta densidad que utiliza la tecnología de memoria de borrado eléctrico de Atmel. Con 64 macrocélulas lógicas y hasta 68 entradas, integra fácilmente la lógica de varios TTL, SSI, MSI, LSI y PLD clásicos.

Dispositivo lógico programable complejo eléctricamente borrable de alta densidad

y alto rendimiento

64 macroceldas

5 términos de producto por macrocelda, ampliable a 40 por macrocelda

44, 84, 100 contactos

Retardo máximo contacto a contacto de 7,5 ns

Funcionamiento registrado a un máximo de 125 MHz

Recursos de enrutamiento mejorados

Capacidad de programación en sistema (ISP) a través de JTAG

Macrocélula lógica flexible

Biestables configurables con bloqueo D/T

Señales de control de registro individuales y globales

Activación de salida global e individual

Velocidad de subida de salida ajustable