STMicroelectronics Microprocesador STM32MP233CAJ3 STM32MP23xC/F ARM Cortex A35, ARM Cortex M33 16 bit ARM V8-A, ARM V8-M

A imagem representada pode não ser a do produto

Desconto aplicável por quantidade

Subtotal (1 unidade)*

14,92 €

Add to Basket
Selecione ou digite a quantidade
Fora de stock temporariamente
  • Envio a partir do dia 09 de novembro de 2026
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".

Unidad(es)
Por unidade
1 - 414,92 €
5 +14,72 €

*preço indicativo

Código RS:
482-987
Referência do fabricante:
STM32MP233CAJ3
Fabricante:
STMicroelectronics
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

STMicroelectronics

Tipo de producto

Microprocesador

Serie

STM32MP23xC/F

Núcleo del dispositivo

ARM Cortex A35, ARM Cortex M33

Ancho del bus de datos

16bit

Arquitectura del juego de instrucciones

ARM V8-A, ARM V8-M

Frecuencia del reloj máxima

1.5GHz

Tipo de interfaz

I2S, Paralelo, LPDDR4, I3C, I2C, FMC, Ethernet, DDR4, DDR3L, CAN FD, UART, RX SPDIF, SPI, SDM, SAI, USB 2.0, USART

Tensión de alimentación mínima

1.71V

Encapsulado

TFBGA361

Tensión de alimentación máxima

3.6V

Número de pines

361

Certificaciones y estándares

ECOPACK2, JEDEC

Número de núcleos

2

Estándar de automoción

No

Los dispositivos MPU con doble Arm Cortex-A35 de STMicroelectronics se basan en el núcleo RISC de 64 bits Arm Cortex-A35 de uno o dos núcleos de alto rendimiento que funciona a una frecuencia de hasta 1,5 GHz. El procesador Cortex-A35 incluye una caché de instrucciones L1 de 32 Kb para cada CPU, una caché de datos L1 de 32 Kb para cada CPU y una caché L2 de 512 Kb. El procesador Cortex-A35 utiliza un pipeline de orden interno de 8 etapas altamente eficiente que se ha optimizado ampliamente para ofrecer todas las funciones de Armv8-A al tiempo que se maximiza la eficiencia energética y de área.

Sensores de temperatura interna

Bajo consumo

Gestión del reloj

Interfaz digital paralela de hasta 16 bits de entrada o salida

Dos interfaces de memoria Octo-SPI

Retención de memoria DDR en modo Standby

Controles para chip PMIC complementario

Links relacionados