Texas Instruments Inversor SN74LVC14ADR Inversor Push-pull, CMOS 6 canales SOIC 14 pines LVC Sí

A imagem representada pode não ser a do produto

Desconto aplicável por quantidade

Subtotal (1 embalagem de 25 unidades)*

7,325 €

Add to Basket
Selecione ou digite a quantidade
Em stock
  • 1800 unidade(s) pronta(s) para enviar
  • Mais 1300 unidade(s) preparada(s) para enviar a partir de outro centro de distribuição
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".

Unidad(es)
Por unidade
Por Embalagem*
25 - 1000,293 €7,33 €
125 - 2250,278 €6,95 €
250 - 6000,25 €6,25 €
625 - 12250,226 €5,65 €
1250 +0,214 €5,35 €

*preço indicativo

Código RS:
528-117
Referência do fabricante:
SN74LVC14ADR
Fabricante:
Texas Instruments
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Texas Instruments

Tipo de producto

Inversor

Función lógica

Inversor

Tipo de entrada

Disparador Schmitt

Tipo de salida

Push-pull, CMOS

Número de elementos por chip

6

Entrada Schmitt Trigger

Tiempo de retardo de propagación máximo CL

9.5ns

Corriente máxima de salida de nivel alto

-24mA

Corriente máxima de salida de nivel bajo

24mA

Tipo de montaje

Superficie

Tensión de alimentación mínima

1.65V

Tensión de alimentación máxima

3.6V

Encapsulado

SOIC

Número de pines

14

Temperatura de Funcionamiento Mínima

-40°C

Familia lógica

LVC

Temperatura de funcionamiento máxima

125°C

Altura

1.58mm

Longitud

8.65mm

Serie

SN74LVC14A

Certificaciones y estándares

No

Estándar de automoción

No

Búferes e inversores de la familia 74LVC, Texas Instruments


Gama de inversores y búferes de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a 3,6 V

Entradas tolerantes de 5 V

Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

El rendimiento de cierre excede 250 mA conforme a JESD 17

La protección contra ESD excede JESD 22

Familia 74LVC


Links relacionados