FPGA EP3C16F484C8N, Cyclone III 15408 celdas, 15408 bloques, 484 pines FBGA
- Código RS:
- 690-3633P
- Referência do fabricante:
- EP3C16F484C8N
- Fabricante:
- Altera
A imagem representada pode não ser a do produto
Subtotal 1 unidade (fornecido em tabuleiro)*
79,60 €
Informação de stock atualmente indisponível
Unidad(es) | Por unidade |
|---|---|
| 1 + | 79,60 € |
*preço indicativo
- Código RS:
- 690-3633P
- Referência do fabricante:
- EP3C16F484C8N
- Fabricante:
- Altera
Especificações
Documentação Técnica
Legislação e Conformidade
Detalhes do produto
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo | Atributo | Valor |
|---|---|---|
| Marca | Altera | |
| Nombre de la Familia | Cyclone III | |
| Número de Células Lógicas | 15408 | |
| Número de Unidades Lógicas | 15408 | |
| Número de Multiplicadores | 56 (18 x 18) | |
| Tipo de Montaje | Montaje superficial | |
| Tipo de Encapsulado | FBGA | |
| Conteo de Pines | 484 | |
| Dimensiones | 23 x 23 x 2.2mm | |
| Altura | 2.2mm | |
| Longitud | 23mm | |
| Tensión de Alimentación Máxima de Funcionamiento | 1.25 V | |
| Temperatura Máxima de Funcionamiento | +85 °C | |
| Temperatura de Funcionamiento Mínima | 0 °C | |
| Ancho | 23mm | |
| Tensión de Alimentación de Funcionamiento Mínima | 1.15 V | |
| Selecionar tudo | ||
|---|---|---|
Marca Altera | ||
Nombre de la Familia Cyclone III | ||
Número de Células Lógicas 15408 | ||
Número de Unidades Lógicas 15408 | ||
Número de Multiplicadores 56 (18 x 18) | ||
Tipo de Montaje Montaje superficial | ||
Tipo de Encapsulado FBGA | ||
Conteo de Pines 484 | ||
Dimensiones 23 x 23 x 2.2mm | ||
Altura 2.2mm | ||
Longitud 23mm | ||
Tensión de Alimentación Máxima de Funcionamiento 1.25 V | ||
Temperatura Máxima de Funcionamiento +85 °C | ||
Temperatura de Funcionamiento Mínima 0 °C | ||
Ancho 23mm | ||
Tensión de Alimentación de Funcionamiento Mínima 1.15 V | ||
FPGA Cyclone, Altera
Un FPGA es un dispositivo semiconductor compuesto de una matriz de bloques lógicos configurables (CLB) conectados mediante interconexiones programables. El usuario determina estas interconexiones mediante programación SRAM. Un CLB puede ser simple (puertas Y, O, etc) o complejo (un bloque de RAM). FPGA permite realizar cambios en un diseño incluso después de haber soldado el dispositivo en un PCB.

