AEC-Q100 Registro de desplazamiento controlado por tensión, MC74HC125ADTR2G, TSSOP 14 pines

Desconto aplicável por quantidade

Subtotal (1 bobina de 2500 unidades)*

367,50 €

(IVA exc.)

367,50 €

(IVA inc.)

Add to Basket
Selecione ou digite a quantidade
Em stock
  • 2500 unidade(s) pronta(s) para enviar a partir de outro centro de distribuição
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
Por Bobina*
2500 - 25000,147 €367,50 €
5000 - 100000,143 €357,50 €
12500 - 175000,14 €350,00 €
20000 - 225000,136 €340,00 €
25000 +0,133 €332,50 €

*preço indicativo

Código RS:
186-7289
Referência do fabricante:
MC74HC125ADTR2G
Fabricante:
onsemi
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

onsemi

Familia Lógica

HC

Tipo de Montaje

Montaje superficial

Número de Elementos por Chip

1

Tipo de Encapsulado

TSSOP

Conteo de Pines

14

Tipo de Salida

3 estados

Dimensiones

5.1 x 4.5 x 1.05mm

Función Lógica

Búfer

Corriente Máxima de Salida de Bajo Nivel

7.8mA

Corriente Máxima de Salida de Alto Nivel

7.8mA

Condición de Prueba de Retardo de Propagación

50pF

Tipo de Retardo de Propagación Máxima @ CL Máximo

135 ns @ 50 pF

Tensión de Alimentación Máxima de Funcionamiento

2 a 6 V

Temperatura Máxima de Funcionamiento

+125 °C

Tensión de Alimentación de Funcionamiento Mínima

2 V

Temperatura de Funcionamiento Mínima

-55 °C

Estándar de automoción

AEC-Q100

High-Performance Silicon-Gate CMOS The MC74HC125A and MC74HC126A are identical in pinout to the LS125 and LS126. The device inputs are compatible with standard CMOS outputs, with pullup resistors, they are compatible with LSTTL outputs. The HC125A and HC126A noninverting buffers are designed to be used with 3-state memory address drivers, clock drivers, and other bus-oriented systems. The devices have four separate output enables that are active-low (HC125A) or active-high (HC126A).

Output Drive Capability: 15 LSTTL Loads
Outputs Directly Interface to CMOS, NMOS, and TTL
Operating Voltage Range: 2.0 to 6.0 V
Low Input Current: 1.0 mA
High Noise Immunity Characteristic of CMOS Devices

Chip Complexity: 72 FETs or 18 Equivalent Gates

Links relacionados