Búfer, controlador, SN74LVC1G07DBVT, LVC, 1 bits Drenaje Abierto, No Inversión SOT-23 5 pines

A imagem representada pode não ser a do produto

Desconto aplicável por quantidade

Subtotal (1 embalagem de 5 unidades)*

3,70 €

(IVA exc.)

3,70 €

(IVA inc.)

Add to Basket
Selecione ou digite a quantidade
Em stock
  • Mais 50 unidade(s) para enviar a partir do dia 01 de dezembro de 2025
  • Mais 35 unidade(s) para enviar a partir do dia 08 de dezembro de 2025
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
Por Embalagem*
5 - 200,74 €3,70 €
25 - 450,70 €3,50 €
50 - 1200,632 €3,16 €
125 - 2450,568 €2,84 €
250 +0,54 €2,70 €

*preço indicativo

Opções de embalagem:
Código RS:
662-8705
Referência do fabricante:
SN74LVC1G07DBVT
Fabricante:
Texas Instruments
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Texas Instruments

Familia Lógica

LVC

Función Lógica

Búfer, controlador

Interfaz

Búfer y circuito integrado del controlador de línea

Número de Canales por Chip

1

Tipo de Entrada

Terminación Única

Tipo de Salida

Drenaje Abierto

Polaridad

No Inversión

Tipo de Montaje

Montaje superficial

Tipo de Encapsulado

SOT-23

Conteo de Pines

5

Corriente Máxima de Salida de Bajo Nivel

32mA

Tipo de Retardo de Propagación Máxima @ CL Máximo

4.2 ns @ 3.3 V

Dimensiones

2.9 x 1.6 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

5,5 V

Tensión de Alimentación de Funcionamiento Mínima

1,65 V

Condición de Prueba de Retardo de Propagación

50pF

Búferes e inversores de la familia 74LVC, Texas Instruments


Gama de inversores y búferes de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22


Familia 74LVC

Links relacionados