Búfer de reloj PLL CY2308SXI-1, SOIC, 16-pin

Desconto aplicável por quantidade

Subtotal (1 unidade)*

9,95 €

Add to Basket
Selecione ou digite a quantidade
Em stock
  • 3 unidade(s) pronta(s) para enviar a partir de outro centro de distribuição
Precisa de mais unidades? Insira a quantidade desejada e clique em "Verificar datas de entrega".
Unidad(es)
Por unidade
1 - 99,95 €
10 - 249,44 €
25 - 499,05 €
50 - 998,66 €
100 +8,06 €

*preço indicativo

Opções de embalagem:
Código RS:
194-9014
Referência do fabricante:
CY2308SXI-1
Fabricante:
Infineon
Seleciona um o mais atributos para encontrar produtos semelhantes.
Selecionar tudo

Marca

Infineon

Número de Elementos por Chip

1

Corriente de Alimentación Máxima

45 mA

Frecuencia Máxima de Entrada

133.3MHZ

Tipo de Montaje

Montaje superficial

Tipo de Encapsulado

SOIC

Conteo de Pines

16

Dimensiones

9.98 x 3.98 x 1.47mm

Longitud

9.98mm

Ancho

3.98mm

Altura

1.47mm

Tensión de Alimentación Máxima de Funcionamiento

3,6 V

Temperatura Máxima de Funcionamiento

+85 °C

Frecuencia de Salida Máxima

100MHZ

Tensión de Alimentación de Funcionamiento Mínima

3 V

Temperatura de Funcionamiento Mínima

-40 °C

Frecuencia de Salida Mínima

10MHZ

El CY2308 es un búfer de retardo cero de 3,3 V diseñado para distribuir relojes de alta velocidad en PC, estaciones de trabajo, comunicaciones de datos, telecomunicaciones y otras aplicaciones de alto rendimiento. La pieza tiene un PLL en chip que se bloquea en un reloj de entrada presentado en el contacto Ref. La retroalimentación PLL se acciona desde el contacto FBK externo, por lo que el usuario tiene flexibilidad para elegir cualquiera de las salidas como entrada de retroalimentación y conectarla al contacto FBK. La desviación de entrada a salida es inferior a 250 ps y la desviación de salida a salida es inferior a 200 ps. El CY2308 tiene dos bancos de cuatro salidas, cada uno controlado por las entradas SELECT como se muestra en la tabla Seleccionar decodificación de entrada en la página 3. Si no se necesitan todos los relojes de salida, el banco B tiene tres puntos. El reloj de entrada se aplica directamente a la salida para pruebas de chip y sistema mediante las entradas SELECT. El PLL CY2308 entra en estado de apagado cuando no hay bordes ascendentes en la entrada Ref. En este modo, todas las salidas son de tres Estados y el PLL está desactivado, lo que da como resultado menos de 25 μA de consumo de corriente.

Links relacionados