Los desarrolladores de sistemas que diseñen aplicaciones de control integradas de alta calidad podrán beneficiarse de un nuevo controlador de señal digital (DSC) con dos núcleos DSC dsPIC en un único chip. La solución dsPIC33CH tiene un núcleo que funciona como maestro y otro como esclavo. El núcleo esclavo es útil para ejecutar código de control temporal dedicado. El núcleo maestro se ocupa de ejecutar la interfaz de usuario, la supervisión del sistema y las funciones de comunicación, todo ello adaptado a la aplicación final.
Condiciones de funcionamiento 3 V a 3,6 V, –40 °C a +125 °C Núcleo: CPU de doble núcleo de 16 bits dsPIC33CH Núcleo maestro de 90 MIPS y núcleo esclavo de 100 MIPS Periféricos independientes de los núcleos maestro y esclavo Recursos compartidos configurables para los núcleos maestro y esclavo PLL programables y fuentes de reloj de oscilador Activación y arranque rápidos Oscilador interno de reserva Modos de administración de baja potencia (inactivo, en reposo y retardo) Reset de encendido y de caída de tensión integrados Compatibilidad con desarrollo de depurador